ICC訊(編譯:Nina)上周一(2022年9月19日)--混合工作和網(wǎng)絡(luò )地理分布的增長(cháng)刺激了對網(wǎng)絡(luò )基礎設施增加帶寬和安全性的需求,而這正在重新定義無(wú)邊界網(wǎng)絡(luò )。根據650 Group的數據,在A(yíng)I/ML應用的引領(lǐng)下,400G(每秒千兆位)和800G的總端口帶寬預計將以每年超過(guò)50%的速度增長(cháng)。這種顯著(zhù)的增長(cháng)正在擴展到112G PAM4連接的過(guò)渡,不再只是云數據中心和電信服務(wù)提供商的交換機和路由器,而是企業(yè)以太網(wǎng)交換平臺。
為了應對這種市場(chǎng)變化,Microchip Technology Inc.(納斯達克:MCHP)(“Microchip”)推出新的META-DX2+ PHY系列--META-DX2以太網(wǎng)PHY(物理層)組合。這是業(yè)界首個(gè)集成1.6T(每秒太比特)線(xiàn)速端到端加密和端口聚合的解決方案,為企業(yè)以太網(wǎng)交換機、安全設備、云互連路由器和光傳輸系統在向112G PAM4連接過(guò)渡時(shí)保持最緊湊的占用空間。
Microchip通信業(yè)務(wù)部公司副總裁Babak Samimi表示:“四個(gè)新META-DX2+以太網(wǎng)PHY的推出表明我們致力于支持行業(yè)過(guò)渡到由我們的META-DX重定時(shí)器和PHY產(chǎn)品組合提供支持的112G PAM4連接。結合我們的META-DX2L重定時(shí)器,我們現在提供完整的芯片組,可滿(mǎn)足從重定時(shí)、變速箱到高級PHY功能的所有連接需求。通過(guò)提供硬件和軟件空間兼容性,我們的客戶(hù)可以在其企業(yè)、數據中心和服務(wù)提供商交換和路由系統中利用架構設計,從而提供包括端到端安全性、多速率端口聚合和通過(guò)軟件訂閱模型的精確時(shí)間戳等按需付費的高級功能?!?
META-DX2+的可配置1.6T數據路徑架構,在其獨特的ShiftIO功能支持下,使其總齒輪箱容量和無(wú)中斷2:1保護開(kāi)關(guān)多路復用器模式比緊隨其后的競爭對手高出2倍。靈活的XpandIO端口聚合功能在支持低速率流量時(shí)優(yōu)化了路由器/交換機端口的利用率。此外,這些設備還包括IEEE 1588類(lèi)C/D精確時(shí)間協(xié)議(PTP),支持5G和企業(yè)業(yè)務(wù)關(guān)鍵服務(wù)所需的精確納秒時(shí)間戳。通過(guò)提供一系列與封裝兼容的重定時(shí)器和具有加密選項的高級PHY,Microchip使開(kāi)發(fā)人員能夠擴展他們的設計,以基于通用電路板設計和軟件開(kāi)發(fā)套件(SDK)添加MACsec和IPsec。
META-DX2+的差異化功能包括:
- 2個(gè)800GbE、4個(gè)400GbE和16個(gè)100/50/25/10/1GbE MAC/PHY集成1.6T
MACsec/IPsec引擎,可從數據包處理器中卸載加密,因此系統可以更輕松地擴展到更高帶寬并提供端到端安全性;
-
與需要兩個(gè)設備來(lái)提供相同的1.6T變速箱和無(wú)中斷2:1多路復用器模式的競爭解決方案相比,節省超過(guò)20%的電路板;
-
XpandIO支持通過(guò)高速以太網(wǎng)接口對低速以太網(wǎng)客戶(hù)端進(jìn)行端口聚合,針對企業(yè)平臺進(jìn)行了優(yōu)化;
-
ShiftIO功能與高度可配置的集成交叉點(diǎn)相結合,可實(shí)現外部交換機、處理器和光學(xué)器件之間的靈活連接;
- 具有48或32個(gè)支持長(cháng)距離(LR)的112G
PAM4 SerDes的設備變體,包括優(yōu)化功率與性能的可編程性;
- 支持AI/ML應用的以太網(wǎng)、OTN、光纖通道和專(zhuān)有數據速率。
650 Group創(chuàng )始人兼技術(shù)分析師Alan Weckel表示:“隨著(zhù)行業(yè)向高密度路由器和交換機的112G PAM4串行生態(tài)系統過(guò)渡,線(xiàn)速加密和端口容量的有效使用變得越來(lái)越重要。Microchip的META-DX2+系列將在支持MACsec和IPsec加密、通過(guò)端口聚合優(yōu)化端口容量以及靈活地將路由/交換芯片連接到多速率400G和800G光學(xué)器件方面發(fā)揮重要作用?!?
與META-DX2L重定時(shí)器一樣,新系列META-DX2+ PHY可與Microchip的PolarFire FPGA、ZL30632高性能PLL、振蕩器、穩壓器和其他已作為系統預先驗證的組件一起使用,以提供幫助加快設計投入生產(chǎn)。
META-DX2+系列預計將于2022年第四季度提供樣品。
原文:Microchip Unveils Industry’s First Terabit-Scale Secure Ethernet PHY Family with Port Aggregation for Enterprise and Cloud Interconnect | Microchip Technology | https://www.microchip.com/en-us/about/news-releases/products/microchip-unveils-industry-s-first-terabit-scale-secure-ethernet